题目网 >其他类 >综合类 >试题详情
问题详情

试用一片74LS283型4位二进制加法器,将8421BCD码转换成余三码的代码转换电路。74LS283的简化逻辑图如图所示。

相关热点: 加法器   二进制  

未搜索到的试题可在搜索页快速提交,您可在会员中心"提交的题"快速查看答案。 收藏该题
查看答案

相关问题推荐

在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是T1=60ns、T2=50ns、T3=90ns、T4=80ns。则加法器流水线的时钟周期至少为________。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为________。

联系我们 用户中心
返回顶部